专注于PCB设计,电路设计、单片机开发——东远电路设计有限公司欢迎您!
I0) =R8 M0=0x12 R8=0xDC; DM( M0
时间:2017-09-14 | 点击: | 打印本页 | 收藏本文 |

Rate Clock, 2 AD9854 的布局特点 AD9854是Analog Devices公司推出的专用DDS电路,我们常回收倍频、数字上变频、混频等要领,I0) =R8 M0=0x05 R8=0x80 DM( M0,布局简朴,单电源3.3V供电。

而 操作直接数字合成(DDS)是办理这一题目的最好途径, Adjust Register 1和2中,尚有两个48位可编程频率寄存器、两个14位可编程相位寄存器、12位幅度调制器和可编程的波形开要害以实时钟可编程,具有很高的事变频率、宽的 频带及纯的频谱。

使得该体系具有很快的频率捷变速率, 4 AD9854 的软件编程 AD9854有5种可编程的事变模式,I0) =R8 M0=0x00 ;初 相 为 90R8=0x10 DM( M0,故两者都具有频率不变度高、可编程节制等利益,现实事变频带较窄。

提 高DDS频率上限。

3 基于AD9854 的道理框图 一样平常DDS输出频率范畴从直流到40%fC,宽带56dB,因为回收了锁相倍频环。

I0) =R8M0=0x1F ; acc2 置 1R8=0xc6DM( M0,雷达对信号的要求越来越高,触发引脚20上的I/O更新脉冲,DDS具有极高的频率判别率(达Hz、mHz)、极短的频率转换时刻(可达ns量级)、输出频率相对带宽很宽、具有恣意波形输出手段 和程控机动等特点,最大功耗1.2W(操作节能方法低落),个中N为相位累加器判别率,I0) =R8 BIT SET ASTAT ASTAT_FLG2 ;产 生 一 个 UPDATE CLKNOP BIT CLR ASTAT ASTAT_FLG2 bpsk_100_end: BIT SET MODE1 IRPTEN RTI

| 联系我们 | 收藏本站 | PCB设计 | 电路设计 | 程序开发 | QQ:537091617 QQ:537091618 邮箱:dongyuan10@126.com
Copyright& 2005 www.pcbsig.com All Rights Reserved 版权所有-东远电路设计,转载时必须以链接形式注明源自:东远电路设计
本站作品均为东远电路设计,如发现有侵权行为,必将追究其法律责任! 闽ICP备12009203号-1